Читать интересную книгу Импульсные блоки питания для IBM PC - Александр Куличков

Шрифт:

-
+

Интервал:

-
+

Закладка:

Сделать
1 ... 30 31 32 33 34 35 36 37 38 ... 51

Вторая фаза работы усилительной схемы начинается с момента поступления на базу Q1 импульса высокого уровня. Фронтом импульса высокого уровня транзистор Q1 переводится в открытое состояние. Вывод первичной обмотки W1 трансформатора Т, соединенный с коллектором Q1, через малое сопротивление этого открытого транзистора оказывается подключенным к общему проводу вторичной цепи питания. В течение всего времени действия импульса высокого уровня на базу транзистора Q1 второй усилительный транзистор, то есть Q2, остается в состоянии отсечки. Поэтому второй вывод первичной обмотки W1 трансформатора T подключен к шине питания через сопротивление резистора R7. Выводы первичной обмотки трансформатора оказываются под разными потенциалами. Через эту обмотку протекает ток, который создает магнитный поток в сердечнике трансформатора T. На вторичных обмотках наводится ЭДС, форма которой повторяет сигнал, поданный на первичную обмотку. Так как переключающим сигналом является импульс, то и на вторичных обмотках появляется импульс напряжения. В результате появления низкого уровня напряжения на коллекторе транзистора Q1, на базе Q3 возникнет положительный скачок, а на базе Q4 появится спад напряжения отрицательной полярности. Транзистор Q3 будет открываться, а на базу транзистора Q4 будет воздействовать отрицательный потенциал, повышающий его степень закрывания.

Транзисторы опять переходят в одинаковое закрытое состояние, когда действие импульса высокого уровня на базовую цепь Q1 заканчивается. Протекание тока через первичную обмотку W1 трансформатора T прекращается. Напряжения на его вторичных обмотках спадают до нулевого уровня. Рабочие условия этого состояния полностью повторяют ситуацию, с которой начато рассмотрение функционирования данной схемы. Оно продолжается до прихода на базу транзистора Q2 фронта положительного импульса. В этот момент наступает третья фаза работы каскада.

На этой стадии открывается транзистор Q2, а транзистор Q1 остается в состоянии отсечки. Вывод обмотки, соединенный с коллектором транзистора Q2, подключается к общему проводу питания каскада усилителя. Второй вывод первичной обмотки остается соединенным с общим проводом через резистор R8. В этом случае концы обмотки имеют инверсное подключение к питанию и общему проводу по сравнению с состоянием, в котором они находились во второй фазе работы импульсного усилителя. Путь протекания тока по цепи усилителя следующий: шина питания – резистор R8 – первичная обмотка трансформатора T – транзистор Q2 – общий провод. Уровень управляющего сигнала, поступающего на базу Q2, изменяется скачкообразно. Протекающий ток оказывает воздействие на сердечник магнитопровода трансформатора T, в результате на его вторичных обмотках появляются импульсные перепады напряжения. Изменение уровней происходит относительно состояния, когда на выводах обмоток присутствуют нулевые потенциалы. Полярность импульсов противоположна той, которая устанавливалась на втором этапе работы усилителя. На выводе обмотки W3, подключенном к базе транзистора Q4, появляется положительный фронт напряжения. На выводе обмотки W2, соединенном с базой транзистора Q3, напротив, перепад имеет вид спада нулевого уровня в область отрицательных значений напряжения. Транзистор Q4 открывается, а Q3 сохраняет свое закрытое состояние.

Переменное подключение разных выводов первичной обмотки трансформатора T то к общему проводу, то к шине питания создает переменный магнитный поток в сердечнике трансформатора. Магнитным током, возникающим в результате коммутации обмоток трансформатора, наводится ЭДС в обмотках управления силовыми транзисторами преобразователя. Полная симметрия параметров элементов, установленных в каждом из транзисторных плеч усилителя, исключает возможность перемагничивания сердечника трансформатора. Источник формирования импульсов управления единый для усилительных трактов транзисторов Q1 и Q2, что также обеспечивает равномерность протекания токов в каждом из направлений за каждый полный цикл работы каскада.

Рассмотренная выше схема промежуточного усилителя имеет дополнительные транзисторы (по отношению к базовой схеме TL494), но существуют варианты исполнения такого каскада, где используются только внутренние элементы интегрального ШИМ преобразователя. Фрагмент схемы одного из вариантов представлен на рис. 3.7.

Рис. 3.7. Фрагмент схемы промежуточного усилителя (вариант 2)

На этой схеме подключение согласующего трансформатора выполнено непосредственно к транзисторам VT1 и VT2, входящим в состав микросхемы TL494. Выходные транзисторы включены по ключевой схеме. Эмиттеры обоих транзисторов соединены с общим проводом. Их коллекторы нагружены первичными обмотками трансформатора T. Обмотки включены последовательно, точка соединения выведена на шину питания микросхемы TL494. Подключение трансформатора Т должно быть обязательно выполнено в соответствии с рис. 3.7. Начала обмоток трансформатора на рисунке обозначены точками. Еще одна важная особенность использования трансформатора в схеме на рис. 3.7 заключается в том, что его обмотки подключаются между коллекторами выходных транзисторов и шиной питания без резисторов, ограничивающих ток через транзисторы. Индуктивное сопротивление первичных обмоток на частоте работы преобразователя должно быть достаточно высоким, чтобы чрезмерно большой ток коллектора не повредил структуру выходных транзисторов.

В двух предыдущих схемах промежуточных усилителей размах напряжения на коллекторах внешних транзисторов был меньше уровня напряжения питания каскада. Это происходило из-за включения последовательно с первичной обмоткой трансформатора ограничивающих сопротивлений. Образовывался делитель, состоящий из сопротивления резистора и индуктивного сопротивления первичной обмотки. В схеме, приведенной на рис. 3.7, подобный эффект не наблюдается, и размах напряжения на коллекторах выходных транзисторов даже несколько превышает уровень питающего напряжения. Для защиты транзисторов от перенапряжения, возникающего при работе на индуктивную нагрузку, между шиной питания и коллектором каждого транзистора установлено по диоду – D1 и D2. Аноды диодов подключены к коллекторам транзисторов, а катоды – к шине питания каскада. Большую часть рабочего цикла транзисторы находятся в закрытом состоянии, которое поддерживается низким уровнем напряжения на их базах, что видно из диаграмм 7 и 8 (см. рис. 2.8). Импульсы управления положительной полярности подаются на каждый из транзисторов со смещением по времени. Когда на базу VT1 воздействует импульс высокого уровня, он открывается и переводится в насыщение. В течение всего времени действия этого импульса на базе VT1 второй транзистор выходного каскада – VT2 – остается в закрытом состоянии. Ток протекает только через открытый транзистор VT1 и первичную обмотку W1 трансформатора T. Резкое изменение тока, протекающего через обмотку W1, вызывает возникновение магнитного потока, результатом действия которого будет возбуждение ЭДС в обеих вторичных обмотках. Обмотка W1 включена синфазно с вторичной обмоткой W4. На выводе обмотки W4, подключенной к базе силового транзистора Q2, появляется импульс ЭДС положительной полярности. Так как обмотка W3 включена противофазно обмотке W4, то на ней в этот момент импульс ЭДС будет иметь отрицательную полярность. Появление импульсных сигналов на вторичных обмотках трансформатора T приходит на смену состоянию покоя, так как в течение действия нулевых уровней на базы транзисторов VT1 и VT2 напряжения на вторичных обмотках согласующего трансформатора T равны нулю.

С окончанием действия положительного импульса на базе транзистора VT1 схема усилителя вновь попадает во временной интервал формирования сигнала паузы между управляющими импульсами. Напряжения на вторичных обмотках опять принимают нулевое значение. Оно сохраняется до прихода следующего управляющего импульса. Если на предыдущем этапе подача импульса на транзистор VT1 вызывала открывание транзистора Q2, то следующий импульс будет поступать на базу транзистора VT2, работа которого оказывает воздействие на второй транзистор полумостового усилителя мощности. По фронту импульса открывается транзистор VT2, и ток начинает протекать через первичную обмотку W2 трансформатора Т. Следствием процессов, которые вызывают ток этой обмотки, будет появление положительного импульса ЭДС на обмотке W3 и открывание транзистора Q1. Соответственно, в это же время произойдет усиление степени закрывания транзистора Q2 в результате действия на обмотке W4 импульса отрицательной полярности.

Как и в предыдущем примере схемы усилительного каскада, идентичность параметров плеч усилителя гарантирует симметричность циклов перемагничивания сердечника согласующего трансформатора и исключение его насыщения. Небольшое изменение магнитных характеристик сердечника может наблюдаться при работе микросхемы TL494 в циклах устранения отклонений выходных напряжений от номинальных уровней. В этом случае импульсы, воздействующие на транзисторы VT1 и VT2 и определяющие время протекания токов через каждую из обмоток трансформатора, будут иметь несколько различную длительность. Если текущее небольшое перемагничивание сердечника вызвано компенсацией повышения выходного уровня вторичного напряжения, то впоследствии при устранении понижения выходного уровня напряжения будет происходить противоположное перемагничивание магнитопровода. То есть усредненный баланс намагниченности будет соблюдаться.

1 ... 30 31 32 33 34 35 36 37 38 ... 51
На этом сайте Вы можете читать книги онлайн бесплатно русская версия Импульсные блоки питания для IBM PC - Александр Куличков.

Оставить комментарий